Multiplexores y demultiplexores

Electrónica digital no programable. Circuitos comparadores. Circuitos aritméticos

0 downloads 109 Views 28KB Size

Recommend Stories


Codificadores y decodificadores. Multiplexores y demultiplexores
Circuitos combinacionales. Entrada y salida. Codificador 74LS148. Multiplexar. Decodificador 74LS48. Multiplexador 74LS151

Multiplexores
Circuitos integrados. Circuito integrado 74LS151, 74LS00. Tabla de verdad. Mapas de Karnaugh

DECODIFICADORES y DEMULTIPLEXORES. Alejandro Aldridge Arabaolaza Álvaro Gómez Manzanares Andrei Marius Smintina
DECODIFICADORES y DEMULTIPLEXORES Alejandro Aldridge Arabaolaza Álvaro Gómez Manzanares Andrei Marius Smintina DECODIFICADORES  Un decodificador e

Demultiplexores. Grupo 9 Javier de Gregorio Menezo Laro de la Fuente Lastra Raúl Fernández Díaz
Decodificadores/Demultiplexores Grupo 9 Javier de Gregorio Menezo Laro de la Fuente Lastra Raúl Fernández Díaz Decodificadores • Un decodificador (

y
1 4 5 6 7 8 9 10 11 12 13 14 15 16 12 19 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 11 y 12 35 36 37 38 39 40 41 42 43 44 45 46 47

y
Regional Distrito Capital La Regional Distrito Capital del Servicio Nacional de Aprendizaje SENA, de conformidad con los principios de transparencia

Story Transcript

Memoria 4 Multiplexores Demultiplexores Circuitos Comparadores Circuitos Aritmeticos Circuitos Multiplexores Circuitos que envían por un solo canal de salida alguna de las informaciones presentes en varias lineas de salida NS Entradas Salidas N= 2n D0 a 0 0 0 0 1 1 1 1

b 0 0 1 1 0 0 1 1

c 0 1 0 1 0 1 0 1

s d0 d1 d2 d3 d4 d5 d6 d7

D1 D2 D3 D4 S D5 D6 D7 ABC 1

Circuito multiplexor en cascada Ejemplo: Hacer un multiplexor de 8 entradas con multiplexores de 4 entradas d0 d1 S1 d2 d3 E1 a b S0 E2 d4 d5 S2 C d6 d7 ab Estudio del multiplexor 74151 con 8 entradas Simbolo Lógico

Diagrama de conexiones Entradas de datos Selección de datos Vcc 4 5 6 7 A B C d4 d5 d6 d7 a b d3 c

2

d2 d1 d0 y w S 3 2 1 0 Y W strobe Entradas de datos Salidas Tabla de la verdad Conclusiones Como se puede ver en la tabla de la verdad la entrada Strobe está a 0 siempre por lo tanto lo vamos a colocar en 0v del entrenador para ahorrar un interruptor. La W es la negada de la Y, la casa que construye este circuito es la única que da 2 salidas, todas las otras dan una unia salida de datos, esta opción te permite ahorrar el tener que poner otro circuito integrado inversor. Circuitos demultiplexores Utilizan la función inversa de los demultiplexores. La información de la entrada se transmite a la línea de salida seleccionada mediante las entradas de control. S0 S1 Entrada S2 S3 AB a 0 0 1 1

b 0 1 0 1

S0 x 0 0 0

S1 0 x 0 0

S2 0 0 x 0

S3 0 0 0 x

Estudio del demultiplexor 74138 con 1 entrada y 8 salidas. Simbolo Lógico Entradas de datos 456 bits de control 123123

3

A0 A1 A2 D0 D1 D2 D3 D4 D5 D6 D7 15 14 13 12 11 10 9 7 salidas de datos Diagrama de conexiones 16 15 14 13 12 11 10 9 Vcc D0 D1 D2 D3 D4 D5 D6 A0 A1 A2 E1 E2 E3 D7 12345678 Tabla de la verdad Conclusiones Este circuito hace la función inversa del multiplexor. Dos de sus entradas de datos són negadas, por lo tanto las conectaremos a la massa de 5v del entrenador para poder conseguir 1. Circuitos Comparadores Compara 2 combinaciones binarias y nos dice si son iguales o no. a 0 0 1 1

b 0 1 0 1

A1 0 0 1 1

A0 0 1 0 1

A=B 1 0 0 1 B1 1 0 0 0

AB 0 0 1 0 B0 0 1 0 1

AB 0 1 0 0

A0,1= B1,0 A0,1 B1,0 A0,1 B1,0 A0,1 B1,0

Estudio del circuito comparador 7485 con magnitud de 4 bits Simbolo Lógico

4

Diagrama de conexiones Entradas de datos 16 15 14 13 12 11 10 9 Vcc A3 B2 A2 A1 B1 A0 B3 B0 A B A=B A B A B A=B A B Gnd 12345678 Entrada Cascada de Salidas de datos entradas Tabla de la verdad Conclusiones Las 3 salidas de datos se utilizarán más adelante para hacer el circuito en cascada, donde se conectaran a las entradas del otro circuito. Si nosotros ponemos el A3 más grande que el B3, en la salida se encenderà la salida de A3 B3. I asi en cada uno de los casos que se puedan encontrar en funcion de la tabla de la verdad. Estudio del 7485 en casacada. siempre a 1 A3 A2 A1 A0 B3 B2 B1 B0 A7 A6 A5 A4 B7 B6 B5 B4 A=B A=B A=B ABABAB ABABAB 5

A=B A B A B = A7 A6 A5 A4 A3 A2 A1 A0 B7 B6 B5 B4 B3 B2 B1 B0 A=B A B A B Circuitos aritmeticos Són circuitos convinacionales que realizan operaciones matematicas. Suma A 0 0 1 1

B 0 1 0 1

s 0 1 0 0

cy 0 0 0 1

B 0 1 0 1

r 0 1 1 0

borrow 0 1 0 0

Reta A 0 0 1 1

Estudio del circuito 7483, sumador completo binario de 4 bits con arrastre rapido. Simbolo Lógico

Diagrama de conexiones 16 15 14 13 12 11 10 9 B4 S4 C4 Cin GND B1 A1 S1 A4 S3 A3 B3 VCC S2 B2 A2 12345678 6

Tabla de la verdad Entradas

A1/A3 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1

Salidas Cin=0 C2= 0 B1/B3 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1

A2/A4 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1

B2/B4 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1

S1/S3 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0

S2/S4 0 0 0 1 1 1 1 0 1 1 1 0 0 0 0 1

Cin=1 C2= 1 C2/C4 0 0 0 0 0 0 0 1 0 0 0 1 1 1 1 1

S1/S3 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1

S2/S3 0 1 1 1 1 0 0 0 1 0 0 0 0 1 1 1

C2/C4 0 0 0 0 0 1 1 1 0 1 1 1 1 1 1 1

Sumador Total

B0 B1 B2 B3 E W A0 A1 A2 A3

7

Cin Cout S1 S2 S3 S4 E 0 1 1 1

W 0 0 1 1

Ci 0 0 0 1

A A+B A+B A−B

8

Get in touch

Social

© Copyright 2013 - 2024 MYDOKUMENT.COM - All rights reserved.