ARQUITECTURA DE SISTEMAS Asignatura Clave: COM005 Número de Crédito: 10 Teórico: 8 Práctico: 2
INSTRUCCIONES PARA OPERACIÓN ACADÉMICA: El Sumario representa un reto, los Contenidos son los ejes temáticos, los Activos una orientación inicial para resolverlo y la síntesis concluyente, como Posibilidad de integración conceptual corresponderá a lo factible de un punto de vista temático amplio. La visión global de los asuntos resueltos como Titular Académico, te ofrecerá oportunidades de discusión que se enriquecerán en la medida que intensificas las lecturas, asistes a tu comunidad de estudio, te sirves de los asesores y analizas la ciberinformación disponible posicionándote de los escenarios informativos adecuados. Los periodos de evaluación son herramientas de aprendizaje. La acreditación es un consenso de relación con el nivel de competencia. Mantén informado a tu tutor de tus avances académicos y estado de ánimo. Selecciona tus horarios de asesorías. Se recomienda al titular (estudiante) que al iniciar su actividad de dilucidación, lea cuidadosamente todo el texto guión de la asignatura. Para una mejor facilitación, el documento lo presentamos en tres ámbitos: 1.Relación de las unidades, 2.- Relación de activos y 3.- Principia Temática consistente en información inicial para que desarrolles los temas.
COMPETENCIAS: • •
Conocer más a fondo las diferentes arquitecturas de equipos de cómputo existentes. Profundizar en la comprensión de la evolución que ha tenido la computadora y sus sistemas.
SUMARIO: Fundamentación tecnológica de la diversidad de modelos y familias de microprocesadores. Evolución de Microprocesadores Intel y Motorola 68K. Arquitectura, Importancia y características de procesadores CISC y RISC. Interfases de Memoria y de Entrada y Salida. Interfaces de Comunicaciones y Dispositivos Periféricos.
ARQUITECTURA DE SISTEMAS CONTENIDO: Unidad I Unidad II Unidad III Unidad IV Unidad V
Interfaces de Memoria y de Entrada-Salida Interfaces de Comunicaciones y Dispositivos Periféricos Microprocesadores básicos de Intel (8086) y de Motorola (6800) Fundamentos de Procesadores CISC Fundamentos de Procesadores RISC
ACTIVOS
UNIDAD I Interfaces de Memoria y de Entrada-Salida I.1.- Interface de Entrada-Salida I.2.- Transferencia Síncrona y Asíncrona de Datos I.3.- Organización de la Memoria
UNIDAD II Interfaces de Comunicaciones y Dispositivos Periféricos II.4.- Interface de Comunicación Asíncrona II.5. Modos de Transferencia II.6.- Dispositivos periféricos
UNIDAD III Microprocesadores básicos de Intel (8086) y de Motorola (6800) III.7.- Arquitectura e Historia de los Microordenadores III.8.- El Microprocesador Intel 8086/88, 286, 386, 486 y pentium III.9.- Los Microprocesadores Motorola 68K
UNIDAD IV Fundamentos de Procesadores CISC IV.10.- Introducción a la Arquitectura de Computadoras IV.11.- ¿Qué es un Procesador CISC IV.12.- Características CISC
UNIDAD V Fundamentos de Procesadores RISC V.13.- ¿Qué es un Procesador RISC V.14.- Características RISC V.15.- Aplicaciones de Procesadores RISC
ESCENARIOS INFORMATIVOS:
• • • • • •
Asesores Locales Asesores Externos Disposición en Internet Puntualidad en Intranet Fuentes Directas e Indirectas Bibliografía
BIBLIOGRAFÍA: ALCALDE, E. et.al. 1991 Arquitectura de Ordenadores, Editorial Mc Graw Hill España, 285 pp.STLLINGS, William 1997
Organización y Arquitectura de Computadores, Editorial Prentice may, España, 687 pp.
MANO, Morris M. 1993
Arquitectura de Computadoras, Editorial Prentice Hall México, 563 pp.
Tamdenbaum Andrew S., 1992 Organización de Computadoras, Un Enfoque Estructurado, McGraw Hill, México. Hennessy John L., Patterson David A. 1993 Arquitectura de Computadoras, Un enfoque Cuantitativo, Mcgraw Hill, España
Sitios Web: •
• •
Información de Procesadores Intel: http://atc.ugr.es/docencia/udigital/index.html Procesadores Motorola 68K: http://cipres.cec.uchile.cl/~dkottow Arquitectura RISC vs CISC : http://www-azc.uam.mx/enlinea2/num1/12.htm
ARQUITECTURA DE SISTEMAS PRINCIPIA TEMATICA: I.1.- Interface de entrada-salida. Principales diferencias entre la computadora central y los periféricos. Canal de E/S y modulos de interface. (Mano, 1994:411-414).
I.2.- Transferencia asíncrona de datos. Pulso de Habilitación. Reconocimiento mutuo. Diagrama de Temporización. Trasmisión serial síncrona y asíncrona. (Mano, 1994:418-425). I.3.- Jerarquía de la memoria. Memoria principal. Memoria auxiliar. Memoria asociativa. Memoria caché. Memoria virtual. (Mano, 1994:477-511). II.4.- Interfase de comunicación asíncrona. (Mano, 1994:425-428). II.5.- Modos de transferencia. E/S programada. E/S iniciada por interrupción. Acceso directo a memoria. (Mano, 1994:430-450). II.6.- Periféricos. Definición. Clasificación según las funciones. Objetivos que deben cumplir los periféricos. Partes de un periférico en cuanto a su misión y funcionamiento. (Ureña, 1999:55-83). III.7.- Arquitectura Von Newman. El Microprocesador. Breve Historia del Ordenador Personal. ( http://atc.ugr.es/docencia/udigital/02.html ) III.8.- Características generales. Registros del 8086 y del 286. Registros de Datos. Registros de segmento. Registro puntero de pila. Registro de índices. Registro de estado. Registros de procesadores 386 y superiores. Modos de direccionamiento. La pila. ( http://atc.ugr.es/docencia/udigital/03.html ) III.9.- La familia de los procesadores motorola 68K. (http://cipres.cec.uchile.cl/~dkottow/) IV.10.-Introducción a la Arquitectura de Computadoras. (http://www-azc.uam.mx/enlinea2/num1/1-2.htm) IV.11.- ¿Qué es un Procesador CISC? (Mano, 1994: 300-301). IV.12.- Características CISC (Mano, 1994: 301-302). V.13.- ¿Qué es un Procesador RISC? (Mano, 1994: 300-301). V.14.- Características RISC. Ventanas de registros traslapados. (Mano, 1994: 302-306). Arquitectura Paralela RISC. (Mano, 1994: 337-342). V.15.- Aplicaciones de Procesadores RISC. (http://www-azc.uam.mx/enlinea2/num1/1-2.htm)
INTEGRACION CONCEPTUAL: (El Titular Académico conocerá las respuestas), La evolución de los microprocesadores. El conocimiento de las arquitecturas de microprocesadores actuales RISC y CISC, comparación, aplicaciones y características. Comunicación del microprocesador con la memoria, interfaces de entrada-salida y dispositivos periféricos. Comprensión de la jerarquía de la memoria.
------------------------------------------------------------------------------------------------------------REPORTES CRÍTICOS O SUGERENTES A: Ing. Manuel de Jesús Valdez Acosta, Secretario General. Universidad Autónoma Indígena de México (Correo electrónico
[email protected] ); MC Ernesto Guerra García, Coordinador General Educativo. (Correo electrónico:
[email protected] ) Benito Juárez No. 39, Mochicahui, El Fuerte, Sinaloa, México. C.P. 81890, Tel. 01 (698) 8 92 00 42. ------------------------------------------------------------------------------------------------------------UNIVERSIDAD AUTÓNOMA INDÍGENA DE MÉXICO Mochicahui, El Fuerte, Sinaloa Juárez 39, C.P. 81890. Tel y fax: (698)8 92 00 42 y 8 92 00 23 Correo electrónico:_
[email protected] Página Web: http//www.uaim.edu.mx