Story Transcript
PONTIFICIA UNIVERSIDAD CATÓLICA DEL PERÚ ESTUDIOS GENERALES CIENCIAS
DANIEL LLAMOCCA
Ejemplo de Llenado Hoja de Trabajo Se muestra un ejemplo de lo que se realizaría en un laboratorio (2 problemas de la guía y uno VHDL), y de cómo se llenaría la Hoja de Trabajo (L2 – L5): P1 (Guía): Implemente el siguiente circuito: a
b f
c P2 (Guía): Implemente el siguiente circuito: a b
g f
c
P3 (VHDL): Diseñe, haga la descripción VHDL e implemente el circuito, con entradas ‘A’ y ‘B’, y con salidas ‘h’, ‘f’ y ‘g’, que realice lo siguiente: La cerradura de la bóveda de un banco (salida ‘h’ activa en alta) se abre sólo al ingresar dos claves (A = ‘0011’ y B = ‘1001’). Además, 2 LEDs (‘f’ = LEDA, ‘g’ = LEDB, activos en baja), indican qué clave se ha accionado correctamente , de la forma siguiente:
A 0011 y B 1001 : Ningún LED se enciende A 0011 y B = 1001 : LED B se enciende
A 4 B 4
?
h f g
A = 0011 y B 1001 : LED A se enciende A = 0011 y B = 1001 : LED A y LED B se encienden
Se muestra el circuito de salida, en donde se aprecia la conexión de los LEDs así como el solenoide que controla la apertura/cierre de la cerradura de la bóveda.
h +5v
+5v Solenoide
LEDA
LEDB
220
f g IEE146
LABORATORIO DE CIRCUITOS DIGITALES
2005 – II
PONTIFICIA UNIVERSIDAD CATÓLICA DEL PERÚ ESTUDIOS GENERALES CIENCIAS
DANIEL LLAMOCCA
DESARROLLO: P1 (Guía): CIs escogidos: 1 7400 Se escogen los SWs y LEDs para cada entrada y salida: ‘a’ = SW5 ‘b’ = SW6 ‘c’ = SW7 ‘f’ = LED1 En el diagrama de conexiones (o diagrama eléctrico) se deben mostrar TODAS las conexiones a realizarse (utilice la guía de CIs TTL), así como los SWs y LEDs asignados a las entradas y salidas, y los códigos de los CIs utilizados. En la pág. 3 se muestra el diagrama de conexiones para este ejemplo. P2 (Guía): CIs escogidos: 1 7400, 1 7404, 1 7432, 1 7486 Se escogen los SWs y LEDs para cada entrada y salida: ‘a’ = SW7 ‘b’ = SW6 ‘c’ = SW5 ‘g’ = LED1 ‘f’ = LED2 En el diagrama de conexiones (o diagrama eléctrico) se deben mostrar TODAS las conexiones a realizarse (utilice la guía de CIs TTL), así como los SWs y LEDs asignados a las entradas y salidas, y los códigos de los CIs utilizados. En la pág. 4 se muestra el diagrama de conexiones para este ejemplo. P3 (VHDL): Se obtiene el circuito al usar 2 comparadores (para ‘0011’ y para ‘1001’), las salidas de ambos comparadores (invertida) controlará los LEDs activos en baja. Además, el AND lógico de ambas salidas controlará la cerradura de la bóveda. El bosquejo inicial resultaría
A
4
f
¿= 0011?
h B
4
g
¿= 1001?
Con un poco de álgebra booleana y reordenamiento, el circuito final resulta: A3 A3 A2 A1 A0
f
h B3 B2 B1 B0
g
A2 A1 A0 B3 B0
f
h g
B2 B1
El bosquejo inicial (llamado diagrama de bloques), así como el circuito final se presentan en la pág. 5, titulada ‘Bosquejo del Problema’. CIs escogidos: 1 7401, 1 7408, 1 7408 Se escogen los SWs y LEDs para cada entrada y salida: ‘A3’ = SW8 ‘A2’ = SW7 ‘A1’ = SW4 ‘A0’ = SW3 ‘B3’ = SW2 ‘B0’ = SW1 ‘B2’ = SW6 ‘B1’ = SW5 ‘f’ = LED1 ‘g’ = LED2 ‘h’ = LED3 En el diagrama de conexiones (o diagrama eléctrico) se deben mostrar TODAS las conexiones a realizarse (utilice la guía de CIs TTL), así como los SWs y LEDs asignados a las entradas y salidas, y los códigos de los CIs utilizados. En la pág. 6 se muestra el diagrama de conexiones para este ejemplo.
IEE146
LABORATORIO DE CIRCUITOS DIGITALES
2005 – II
PONTIFICIA UNIVERSIDAD CATÓLICA DEL PERÚ ESTUDIOS GENERALES CIENCIAS
DANIEL LLAMOCCA
HOJA DE TRABAJO (L2 – L5) CÓDIGO
HORARIO: H-44__
NOMBRES Y APELLIDOS
LAB. Nº: ___
PE P1 P2 P3
MESA Nº: ___
NOTA FINAL
FECHA: ___/___/2005
Problema 1 (Guía) DIAGRAMA ELÉCTRICO:
V CC
L1 (f) 7400
V CC 14
13
12
11
10
9
8
1
2
3
4
5
6
7 GND
SW7 (c)
SW6 (a) SW5 (b)
GND
Problema 2 (Guía) IEE146
LABORATORIO DE CIRCUITOS DIGITALES
2005 – II
PONTIFICIA UNIVERSIDAD CATÓLICA DEL PERÚ ESTUDIOS GENERALES CIENCIAS
DANIEL LLAMOCCA
7 GND 6 5 4 3 2 1 7 GND 6 5 4 3 2 1 7 GND
SW5 (c)
6 5 4 3
SW6 (b) SW7 (a) GND
3
4
5
6
7 GND
1 2 1
9 10 12
11
7400 V CC
2
9 10 14 14 14 13 14
8
V CC V CC
13
12
11
7404
10
9
8
V CC
13
12
11
7432
10
9
8
V CC
13
12
11
7486
L1 (g)
L2 (f)
8
DIAGRAMA ELÉCTRICO:
Problema 3 (VHDL) IEE146
LABORATORIO DE CIRCUITOS DIGITALES
2005 – II
PONTIFICIA UNIVERSIDAD CATÓLICA DEL PERÚ ESTUDIOS GENERALES CIENCIAS
DANIEL LLAMOCCA
BOSQUEJO DEL PROBLEMA (DIAGRAMA DE BLOQUES):
A
4
f
¿= 0011?
h B
4
A3 A2 A1 A0
f
h B3 B2 B1 B0
g
¿= 1001?
g
A3 A2 A1 A0 B3 B0
f
h g
B2 B1
Problema 3 (VHDL) DIAGRAMA ELÉCTRICO: IEE146
LABORATORIO DE CIRCUITOS DIGITALES
2005 – II
IEE146 8
LABORATORIO DE CIRCUITOS DIGITALES
4
GND
SW8(A3) SW7(A2)
3
5
7 GND
SW6(B2)
6
2
13
3
12
4
11
7408
5
10
6
9
7 GND
8
1
14
V CC
SW5(B1) SW4(A1) SW3(A0) SW2(B3) SW1(B0)
1
2
9
1
10
14
11
13
14
12
V CC
7402
V CC
V CC
2
13
3
12
4
11
5
10
7404
6
9
7 GND
8
1
14
V CC
2
13
3
12
4
11
7408
5
10
6
9
L2 (g) L1 (f)
7 GND
8
L3 (h)
PONTIFICIA UNIVERSIDAD CATÓLICA DEL PERÚ ESTUDIOS GENERALES CIENCIAS DANIEL LLAMOCCA
2005 – II